前言

随着时代的发展,人们对于充电速度的需求也在不断扩大,而随着USB PD3.1的发布,新的USB PD3.1快充标准将支持最高48V的电压输出,将原来的USB PD3.0内容归到标准功率范围(Standard Power Range,简称SPR)里面,最大功率保持100W不变;同时增加了扩展功率范围(Extended Power Range,简称EPR),最大功率由100W扩展到240W。

在充电器等相关领域产品中,控制芯片往往负责管理和控制充电的全过程,确保充电过程中的效率、安全性以及兼容性。赛迪最新推出了一款全新的控制芯片PDG1,并且支持最新USB PD3.1快充协议,充电头网有幸拿到该系列样品,一起来看看吧。


(资料图片仅供参考)

赛迪推出PDG1控制芯片

PDG1是一颗高集成度的 PD3.1 控制芯片,集成两路同步降压转换器和两路PD Controller,支持 PD3.1(28V EPR)、UFCS、AFC、FCP、SCP、QC3.0/2.0、BC1.2、Apple charging 2.4A等协议,可以支持双C口或A+C口输出,任意单口或双口输出条件下,支持最大功率为140w。PDG1集成ARM内核,支持系统功率动态分配,仅需少量外围器件即可实现充电器、车充、充电宝、储能等应用。

PDG1的Cortex-M0主频为20MHz,具备32KB存储空间的MTP、有着最多14个GPIO,显著降低功耗,支持UART/SWD/I2C等主从模式,内置12bit ADC且支持PWM调制,同时集成两路同步降压转换器和两路PD Controller,输出电流可高达7A,输出电压为3~30V,输入电压范围为6~36V,支持CC/CV模式,可自动在恒流和恒压模式之间进行切换,以达到高效充电和保护电池的目的。

其同步降压控制器还支持双口独立限流、线损补偿、温度控制和软启动,并具有可编程的展频调制解决EMI,可有效提高系统的充电效率以及稳定性。内置了Type-C的接口逻辑,支持DFP、UFP、DRP等角色,支持Vconn供电,为设备提供强大的灵活性和兼容性。

赛迪PDG1控制芯片正反合照。

PDG1具有高度集成的产品特点,将市面上主流的快充协议包括最新PD3.1协议和UFCS协议都集成到芯片中,为产品减少开发成本,为设备提供强大的兼容性,同时内置BC1.2模块,支持动态功率分配,有着极为优秀的保护机制,可为充电产品提供高效安全的解决方案,满足多样化的用户需求。

此为赛迪PDG1控制芯片与其在PCBA上的合照,采用QFN-48封装,结构非常的紧凑小巧。

充电头网总结

赛迪推出的这款PDG1控制芯片凭借其高度集成的设计,内置市面主流快充协议,广泛兼容性,内置BC1.2模块,支持PD3.1以及支持动态功率分配和强大的保护机制等特点,为其在控制协议芯片领域带来了巨大的优势。采用这款芯片可以大大减少开发成本,适用不同设备的充电需求,提供高效、安全、智能的充电解决方案,为多样性的应用场景提供强大的技术支持。

推荐内容